produktaj propraĵoj:
TIPO | PRISKRIBI |
kategorio | Integra cirkvito (IC) Enigita - FPGA (Kampa Programebla Pordega Tablo) |
fabrikanto | AMD Xilinx |
serio | Aŭtomobilo, AEC-Q100, Spartan®-6 LX XA |
Pako | pleto |
produkta statuso | en stoko |
Nombro de LAB/CLB | 7911 |
Nombro de logikaj elementoj/unuoj | 101261 |
Totalaj RAM-bitoj | 4939776 |
Nombro de I/O | 326 |
Tensio - Funkciigita | 1.14V ~ 1.26V |
tipo de instalado | Surfaca Monto Tipo |
Funkcia temperaturo | -40 °C ~ 100 °C (TJ) |
Pako/Enfermaĵo | 484-BBGA |
Provizanta Aparato Pakado | 484-FBGA(23x23) |
Baza produkta nombro | XA6SLX100 |
raporti cimon
Nova Parametrika Serĉo
Dokumentado kaj Amaskomunikilaro:
RIMEDOTIPO | LIGO |
Specifoj | XA Spartan-6 Superrigardo |
Media informo | Xiliinx RoHS3 CertXilinx REACH211 Cert |
HTML Specifoj | XA Spartan-6 Superrigardo |
Medio kaj Eksporta Klasifiko:
ATRIBUTOJ | PRISKRIBI |
RoHS-statuso | Konforma al ROHS3-specifo |
Humid-Senteveca Nivelo (MSL) | 3 (168 horoj) |
Statuso REACH | Ne-REACH-produktoj |
FUGI | 3A991D |
HTSUS | 8542.39.0001 |
Ĝenerala priskribo:
La Xilinx Automotive (XA) Spartan®-6-familio de FPGA-oj provizas gvidajn sistemajn integrigajn kapablojn kun la plej malalta totalkosto por altvolumaj aŭtomobilaj aplikoj.La dek-membra familio liveras vastigitajn densecojn intervalantajn de 3,840 ĝis 101,261 logikaj ĉeloj kaj pli rapide,
pli ampleksa konektebleco.Konstruite sur matura 45 nm-malaltpotenca kupra proceza teknologio kiu liveras la optimuman ekvilibron de kosto,
potenco kaj rendimento, la familio XA Spartan-6 ofertas novan, pli efikan, du-registran 6-enigan serĉtabelon (LUT) logikon kaj riĉan.
elekto de enkonstruitaj sistem-nivelaj blokoj.Tiuj inkludas 18 Kb (2 x 9 Kb) blokajn RAMojn, duageneraciajn DSP48A1-tranĉaĵojn, SDRAM
memorregiloj, plibonigitaj miksreĝimaj horloĝaj administradblokoj, SelectIO™-teknologio, potenc-optimumigita altrapida serialo
dissendilblokoj, PCI Express®-kongruaj Endpoint-blokoj, altnivelaj sistem-nivelaj potencadministradaj reĝimoj, aŭtomata detektado
agordaj elektoj, kaj plibonigita IP-sekureco kun AES kaj Device DNA-protekto.Ĉi tiuj funkcioj disponigas malaltkostan programeblan
alternativo al kutimaj ASIC-produktoj kun senprecedenca facileco de uzo.XA Spartan-6 FPGAs ofertas la plej bonan solvon por fleksebla kaj skalebla
alt-volumenaj logikdezajnoj, alt-bendolarĝaj paralelaj DSP-pretigdezajnoj, kaj kost-sentemaj aplikoj kie multobla interfacado
normoj estas postulataj.XA Spartan-6 FPGAs estas la programebla silicia fundamento por Celitaj Dezajnaj Platformoj kiuj liveras
integraj softvaraj kaj hardvarkomponentoj kiuj ebligas al dizajnistoj koncentriĝi pri novigado tuj kiam ilia evoluciklo komenciĝas.
Resumo de XA Spartan-6 FPGA Trajtoj
• Familio XA Spartan-6:
• XA Spartan-6 LX FPGA: Logiko optimumigita
• XA Spartan-6 LXT FPGA: Altrapida seria konektebleco
• Aŭtomobilaj Temperaturoj:
• I-Grado: Tj = –40°C ĝis +100°C
• Q-Grado: Tj = –40 °C ĝis +125 °C
• Aŭtomobilaj Normoj:
• Xilinx estas ISO-TS16949 konforma
• AEC-Q100-kvalifiko
• Dokumentado pri Produktada Parto-Aprobo-Procezo (PPAP).
• Preter AEC-Q100-kvalifiko disponeblas laŭ peto
• Desegnita por malalta kosto
• Multoblaj efikaj integritaj blokoj
• Optimumigita elekto de I/O-normoj
• Ŝanceligitaj kusenetoj
• Alt-volumaj plastaj drato-ligitaj pakoj
• Malalta statika kaj dinamika potenco
• 45 nm-procezo optimumigita por kosto kaj malalta potenco
• Hibernate malŝaltita reĝimo por nula potenco
• Suspenda reĝimo subtenas staton kaj agordon kun vekiĝo de multstiftoj, plibonigo de kontrolo
• Alta rendimento 1.2V kerna tensio (LX kaj LXT FPGAs, -2
kaj -3 rapidecgradoj)
• Multtensiaj, multnormaj SelectIO-interfacaj bankoj
• Ĝis 1,080 Mb/s datumtransiga indico per diferenciala I/O
• Elektebla eliga stirado, ĝis 24 mA per pinglo
• 3.3V al 1.2VI/O normoj kaj protokoloj
• Malaltkostaj interfacoj de memoro HSTL kaj SSTL
• Varma interŝanĝo plenumo
• Alĝustigeblaj I/O-slew-tarifoj por plibonigi signalan integrecon
• Altrapidaj GTP-serialaj transceptoroj en la LXT FPGAoj
• Ĝis 3,2 Gb/s
• Altrapidaj interfacoj inkluzive de: Seria ATA kaj PCI Express
• Efika DSP48A1 tranĉaĵoj
• Alt-efikeca aritmetika kaj signala prilaborado
• Rapida 18 x 18 multiplikanto kaj 48-bita akumulilo
• Dukto kaj kaskada kapablo
• Antaŭ-aderanto por helpi filtrilaj aplikoj
• Integritaj Memorkontrolilo-blokoj
• Subteno de DDR, DDR2, DDR3 kaj LPDDR
• Datumoj ĝis 800 Mb/s
• Plur-havena busstrukturo kun sendependa FIFO por redukti
projektaj tempproblemoj
• Abundaj logikaj rimedoj kun pliigita logika kapablo
• Laŭvola ŝanĝregistro aŭ distribua RAM-subteno
• Efika 6-eniga LUT-oj plibonigas rendimenton kaj minimumigas
potenco
• LUT kun duoblaj flip-flops por duktocentraj aplikoj
• Bloki RAM kun larĝa gamo de granulareco
• Rapida bloko RAM kun bajta skribo ebligas
• 18 Kb blokoj kiuj povas esti laŭvole programitaj kiel du
sendependaj 9 Kb-blokaj RAMoj
• Clock Management Tile (CMT) por plibonigita agado
• Malalta bruo, fleksebla horloĝo
• Ciferecaj Horloĝaj Manaĝeroj (DCMs) forigas horloĝon skew kaj
distordo de devociklo
• Phase-Locked Loops (PLLs) por malalt-jitter horloĝo
• Frekvenca sintezo kun samtempa multipliko,
divido, kaj fazoŝanĝo
• Dek ses malalt-deklinaj tutmondaj horloĝretoj
• Simpligita agordo, subtenas malaltkostajn normojn
• 2-pingla aŭtomata detekta agordo
• Larĝa triaparta SPI (ĝis x4) kaj NOR-fulma subteno
• MultiBoot subteno por fora ĝisdatigo kun multoblaj
bitfluoj, uzante gardan protekton
• Plifortigita sekureco por dezajno protekto
• Unika Aparato DNA-identigilo por dezajno-aŭtentikigo
• AES-bitflua ĉifrado en la XA6SLX75, XA6SLX75T,
kaj XA6SLX100-aparatoj
• Integrita Endpoint-bloko por PCI Express-dezajnoj (LXT)
• Malaltkosta PCI®-teknologia subteno kongrua kun la 33 MHz,
32- kaj 64-bita specifo.
• Pli rapida enigita pretigo kun plibonigita, malalta kosto,
MicroBlaze™ 32-bita mola procesoro
• Industri-gvidaj IP kaj referencaj dezajnoj
• Forta aŭtomobil-specifa triaparta ekosistemo kun IP,
evolutabuloj, kaj dezajnoservoj